Download CURRICULUM VITAE - SEPI ESIME Culhuacan

Document related concepts
no text concepts found
Transcript
CURRICULUM VITAE
NOMBRE: Gonzalo Isaac Duchén Sánchez
LUGAR Y FECHA DE NACIMIENTO: Sucre, Bolivia, 5 de mayo de 1962
NACIONALIDAD: Mexicano, Carta de Naturalización No. 0009175 del 19 de mayo de 2003
RFC: DUSG-620505
E-Mail
E-mail: [email protected]
ESTUDIOS SUPERIORES
Licenciatura: Universidad Autónoma Metropolitana - Unidad Iztapalapa, México D.F.
Grado obtenido
“Ingeniero en Electrónica” (1987)
Doctorado: Universidad Autónoma Metropolitana - Unidad Iztapalapa, México D.F.
100% de créditos.
Pacific Western University, USA.
Grado obtenido
“Doctor en Filosofía con especialidad en Ingeniería Electrónica”
EXPERIENCIA PROFESIONAL
Universidad Autónoma Metropolitana - Unidad Iztapalapa
Profesor – Investigador (1987 - 1997)
Coordinador de la Licenciatura en Ingeniería Electrónica, (Julio de 1990 a noviembre de 1991)
Jefe del Área de Sistemas Digitales (Agosto de 1994 a Julio de 1995)
Instituto Politécnico Nacional
Sección de Estudios de Posgrado e Investigación ESIME Culhuacan
Profesor Titular “C” (Feb. 1997 a la fecha)
Coordinador de la Maestría en Microelectrónica (Mayo 2006 a Enero 2010)
Jefe de la Sección de Estudios de Posgrado e Investigación (Enero 2010 a la fecha)
OTRAS ACTIVIDADES
Libros traducidos
“Data communications for programmers”, Michael Purser
Ed. Addison Wesley Iberoamericana, 1989.
“Electronic Circuit Design: An engineering approach”, C. Savant, M. Roden y G. Carpenter
Ed. Addison Wesley Iberoamericana, 1993.
“Communications Systems”, Ferrel G. Stremler
Ed. Addison Wesley Iberoamericana, 1993.
Revisión técnica de libros
“Señales y Sistemas”, M. L. Meade y C. R. Dillon
Ed. Addison Wesley Iberoamericana, 1993.
“Computadores y microprocesadores”, A. C. Downton
Ed. Addison Wesley Iberoamericana, 1993.
“Campos electromagnéticos”, Ruth V. Buckley
Ed. Addison Wesley Iberoamericana, 1994.
“Instrumentación, transductores e interfaz”, Bannister y Whitehead
Ed. Addison Wesley Iberoamericana, 1994.
“Diseño y tecnología de circuitos integrados”, Martin J. Morant
Ed. Addison Wesley Iberoamericana, 1994.
“Circuitos con transistores”, G. J. Ritchie
Ed. Addison Wesley Iberoamericana, 1994.
“Introducción a PSPICE”, James W. Nilsson y Susan A. Riedel
Ed. Addison Wesley Iberoamericana, 1994.
“Introducción a la ingeniería”, Wrigth
Ed. Addison Wesley Iberoamericana, 1994.
“Electrónica”, Storey
Ed. Addison Wesley Iberoamericana, 1995.
“Diseño Digital”, Hayes
Ed. Addison Wesley Iberoamericana, 1995.
“Dispositivos semiconductores”, Sparkes
Ed. Addison Wesley Iberoamericana, 1996
“Electrónica de potencia”, Bradley
Ed. Addison Wesley Iberoamericana, 1996
“Sistemas de Comunicaciones Electrónicas”, Tomasi
Ed. Prentice Hall, 2003
2
“Diseño Digital”, Morris Mano
Ed. Prentice Hall, 2003
“Introducción a la Teoría de Circuitos”, Boylestad
Ed. Prentice Hall, 2004
“Diseño Digital”, John F. Wakerly
Ed. Prentice Hall, 2005
PUBLICACIONES IN EXTENSO EN CONGRESOS Y OTROS EVENTOS
CONIELECOMP 97
“Scrambler Structure Using Cosine Transformation”
Cholula, Puebla, Febrero de 1997
Copimera 97
“La Maestría en Microelcctrónica en el Instituto Politécnico Nacional de México”
Santiago de Chile, Octubre de 1997
CONIELECOMP 98
“Módulo de Medición y Control para Sistemas de Cogeneración”
Cholula, Puebla, Febrero de 1998
CAIECC 98
“Seguridad en Redes de Comunicaciones Empleando Firewalls”
Poza Rica, Veracruz, Marzo de 1998
ISITA 98
“The Fact of Grow in Switching Networks”
México D.F., Sep. 98
ISITA 98
“Chaotic Modulation with Colpitts Oscillator”
México D.F., Sep. 98
ISITA 98
“An Algorithm of Spread Spectrum Using Quasicrystal Theory”
México D.F., Sep. 98
Electro 98
“Caracterización del Oscilador Colpitts en Operación Caótica”
Chihuahua, Chihuahua Octubre de 1998
CIECC 99
“Consideraciones para la Implantación de Redes de Comunicaciones”
Poza Rica, Veracruz, Marzo de 1999
CIECC 99
“Desarrollo de una Interfaz de Computadora para Personas Invidentes”
Poza Rica, Veracruz, Marzo de 1999
3
CONIELECOMP 99
“Análisis y diseño de circuitos en modo no-pulso: Un circuito divisor por n”
Cholula, Puebla, Marzo de 1999
CONIELECOMP 99
“Implementación de un control de vídeo bajo UMA para Linux”
Cholula, Puebla, Marzo de 1999
CONIELECOMP 99
”Implementación y evaluación de algoritmos de cancelación de eco en canales de comunicación”
Cholula, Puebla, Marzo 1999
CONIELECOMP 2000
“Programador sencillo de memorias EPROM y EEPROM con bajos voltajes de programación, por el
puerto paralelo de una PC”
Cholula, Puebla, Marzo 2000
CONIELECOMP 2000
“Sistema para mejorar el grado auditivo para personas de edad avanzada”
Cholula, Puebla, Marzo 2000
ICT 2000
“Compression rate modification algorithm using time scaling compression-expansion of speech signal”
Acapulco, Gro. Mayo 2000
ISITA 2000
“Time scaling modification in speech signal applications”
Hawaii, USA, Noviembre 2000
CONIELECOMP 2001
“Prototipo de MD5 en FPGA”
Cholula, Puebla, Febrero 2001
IEEE ROC&C 2001
“Diseño CMOS de un procesador analógico difuso, en modo de corriente”
Acapulco, Gro, Octubre 2001
CONIELECOMP 2002
“Realización analógica de una red neuronal de Hopfield modificada para procesamiento adaptivo en
sistemas de comunicación”
Acapulco, Gro., Febrero 2002
CONIELECOMP 2002
“MD5 como librería de Matlab® para códigos de detección de modificación”
Acapulco, Gro., Febrero 2002
CONIELECOMP 2002
“Implantación del algoritmo SHA-1 en un circuito FPGA”
Acapulco, Gro., Febrero 2002
SOMI CONGRESO DE INSTRUMENTACIÓN 2002
Diseño y construcción de estructuras digitales en lógica programable para procesamiento de señales
Mérida Yuc. Octubre de 2002
4
SOMI CONGRESO DE INSTRUMENTACIÓN 2002
Filtrado adaptivo para cancelación de Howling por medio de sistemas FPGA
Mérida Yuc. Octubre de 2002
INTERNATIONAL CONFERENCE ON DEVICES, CIRCUITS AND SYSTEMS
“Realización de la función criptográfica SHA-1 en AHDLTM”
Veracruz, Ver. Junio de 2003
IEEE ROC&C 2003
“Un algoritmo de alargamiento variable de voz en la escala de tiempo”
Acapulco, Gro, Octubre 2003
IEEE ROC&C 2003
“Generadores de secuencias pseudoaleatorias en VHDL”
Acapulco, Gro, Octubre 2003
CONIELECOMP 2004
“Diseño de una Tarjeta Serie/Paralelo Multipuerto para Monitoreo de Robots Industriales”
Veracruz, Ver, Febrero 2004
CONIELECOMP 2004
“LFSR para la generacion de secuencias pseudoaleatorias en VHDL”
Veracruz, Ver, Febrero 2004
International Conference on Computing, Communications and Control Technologies CCCT 2004
“Time Scaling Expansion of Speech Signals using a TMS320C671X”
Austin, TX, USA, Agosto de 2004
International Conference on Electronic Design CAS Tour 2004
“Tutorial de técnicas de implementacion de operadores para procesamiento de señales sin utilizar
multiplicadores ”
Veracruz, México Noviembre de 2004
IEEE ROC&C 2004
“Ensamblador y simulador para un procesador risc sencillo”
Acapulco, México, Noviembre de 2004
IEEE ROC&C 2004
“Generadores de secuencias pseudoaleatorias en vhdl para uso criptográfico”
Acapulco, México, Noviembre de 2004
IEEE ROC&C 2004
“Asincrónico: toolbox para simulación de sistemas asincrínicos en MATLAB”
Acapulco, México, Noviembre de 2004
CONIELECOMP 2005
“A Fuzzy Adaptive Filter for System Identification”
Puebla, Pue, Febrero 2005
The 9th World Multi-Conference on Systemics, Cybernetics and Informatics WMSCI 2005
“A symmetrical, abitrary factor frequency divider: an example of non-pulse-mode sequential circuits”
Orlando, Florida, USA, Julio de 2005
5
IEEE ROC&C 2005
“C2VHDL: FPGA FIR filters implementation and design program”
Acapulco, México, Diciembre de 2005
MCIS 2006
“Generador de Gollman en VHDL”
México D.F., Noviembre de 2006
IEEE ROC&C 2006
“Filtrado de órdenes de voz en un circuito reconfigurable”
Acapulco, México, Diciembre de 2006
NSTI Nanotech 2007
“An architecture of Quantum CPU”
Santa Clara, California USA, Mayo de 2007
NSTI Nanotech 2007
“QBITS Simulations for Development of Quantum Computer using the DSP6711”
Santa Clara, California USA, Mayo de 2007
Fourth International Meeting on Nanostructured Materials and Nanotechnology 2007
“Design and Characterization of Electric Circuits Between Metallic Systems and Carbon Nanotubes by
Electric Force Microscopy (EFM)”
Monterrey NL, Noviembre de 2007
NSTI Nanotech 2008
“Quantum Fourier Transform Circuit Simulator”
Boston, Mass. USA, Junio de 2008
NSTI Nanotech 2008
“Quantum Gates Simulator Based on DSP TI6711”
Boston, Mass. USA, Junio de 2008
XXX Congreso Internacional de Ingeniería Electrónica ELECTRO 2008
“Implementación de un Algoritmo de Búsqueda en Lógica Reconfigurable”
Chihuahua, Chih. Octubre de 2008
XXX Congreso Internacional de Ingeniería Electrónica ELECTRO 2008
“Implementación de un Algoritmo de Reconocimiento de Huellas Dactilares en un Dispositivo
Lógico Programable”
Chihuahua, Chih. Octubre de 2008
6° Congreso Internacional de Investigación en Ingeniería Eléctrica y Electrónica
“Implementación de la DCT para la Detección de Marca de Agua con el Algoritmo de Yeo-Kim en
lógica programable”
Aguascalientes, Ags. Noviembre de 2008
ROC&C 2008
“Implementación del algoritmo de mínimos cuadrados promediados con error codificado (ECLMS)
en un FPGA Spartan3E XC3S500E”
Acapulco, Gro. Diciembre de 2008
6
CONIELECOMP 2009
“An Authentication Protocol for Sensor Networks using Pairings”
Cholula, Puebla, Febrero de 2009
CONIELECOMP 2009
“A New and Secure Electronic Voting Protocol based on Bilinear Pairings”
Cholula, Puebla, Febrero de 2009
CERMA 2009
“Inaudibility and Robustness Analysis for Patchwork Based Audio Watermarking Algorithms”
Cuernavaca, Mor. Octubre de 2009
XXXI Congreso Internacional de Ingeniería Electrónica ELECTRO 2009
“Simulación d compuertas cuánticas en MATLAB”
Chihuahua, Chih. Octubre de 2009
2010 Fourth International Conference on Digital Society
“Electronic Voting using Identity Based Cryptography”
St. Maarten, Netherlands Antilles, Febrero 2010
2010 International Kharkov Symposium On Physics And Engineering Of Microwaves, Millimeter
And Submillimeter Waves
“Recognition Fpga System for Detection of Anomalies in Mammograms”
Kharkov, Ucrania, Agosto 2010
CNIES 2012, XII Congreso Nacional de Ingeniería Electromecánica y de Sistemas
“Modelado Descriptivo de la Trayectoria de un Vehículo Evasor de Obstáculos
(VEO) en 2 Dimensiones”
México D.F., Noviembre 2010
XXXIII Congreso Internacional de Ingeniería Electrónica ELECTRO 2011
“Implementación de un Sistema para el Reconocimiento de Rostros en un Dispositivo
de Lógica Reconfigurable”
Chihuahua, Chih. Octubre de 2011
XXXIII Congreso Internacional de Ingeniería Electrónica ELECTRO 2011
“Solución al problema de la ruta más corta utilizando una ecuación polar como
area de restriccion dinamica”
Chihuahua, Chih. Octubre de 2011
AMCA 2011, Congreso Nacional de Control Automático 2011
“Estabilización de sistemas de primer orden inestables con retardo utilizando un controlador PD”
Saltillo, Coahuila, Octubre 2011
PROYECTOS DENTRO DEL IPN
“Diseño de bloques básicos para filtrado adaptivo”
Proyecto PIFI, Abril 1997 – Marzo 1998
“Diseño de arquitecturas básicas para sistemas digitales”
Proyecto PIFI, Abril 1997 – Marzo 1998
7
“Sistemas de control de dispositivos electromecánicos”
Programa compuesto por dos proyectos PIFI, junio 1998 junio 1999
980889 “Autómata programable para seguimiento de trayectoria”
980890 “Diseño de un robot arácnido”
“Sistema de desarrollo para el diseño, programación y prueba de arquitecturas digitales con FPGA”
Proyecto PIFI 20010605, Julio 2001 – Junio 2002
“Diseño y creación de una biblioteca de funciones criptográficas en VHDL”
Proyecto PIFI 20021025, Julio 2002 – Junio 2003
“Diseño de sistemas digitales asincrónicos para procesamiento de señales”
Proyecto PIFI 20030205, Marzo 2003 – Febrero 2005
“Implementación de multiplicadores digitales en FPGA para algoritmos de control, tratamiento de la
información y procesamiento de señales”
Proyecto PIFI 20050279, Marzo 2005 – Febrero 2006
“Implementación de algoritmos en hardware para control y procesamiento de señales”
Proyecto PIFI 20060662, Enero 2006 – Diciembre 2007
“Diseño y Síntesis en FPGA de Arquitecturas Digitales de Propósito Específico para el Control y
Tratamiento de Señales”
CLAVE CGPI: 20080919 y 200900423
PUBLICACIONES
A multirate acoustic echo canceller structure
IEEE Transactions on Communications, Octubre de 1995
“Factor de Crecimiento en Redes de Conmutación Telefónica”
Revista CIENTÍFICA, IPN, Año 2, Número 9, Mayo-Junio de 1998, Págs. 9-14
“Un Algoritmo de Dispersión del Espectro Usando la Teoría de los Cuasicristales”
Revista CIENTÍFICA, IPN, Año 2, Número 9, Mayo-Junio de 1998, Págs. 27-32
“A VLSI Analog Adaptive Filter Using Fuzzy Logic Adaptation”
Telecommunications and Radio Engineering, Vol. 56, Number 1, 2001, Págs. 94-105
Begell House Inc., USA
“Implementing First Round of MD5 in FPGA”
Telecommunications and Radio Engineering, Vol. 56, Number 1, 2001, Págs. 106-117
Begell House Inc., USA
“A CMOS Current Mode Analog Fuzzy Adaptive Filter”
Journal Of Signal Processing, Vol. 5, No. 4, July 2001. Págs. 311-318
Research Institute of Signal Procesing, Japan
“Self Similar Sequences: Spread Spectrum Application in the WLAN”
Telecommunications and Radio Engineering, Vol. 56, Numbers 4-5, 2001, Págs. 186-195
Begell House Inc., USA
8
“A Survey of Adaptive Analog Filters”
Telecommunications and Radio Engineering, Vol. 56, Numbers 6-7, 2001, Págs. 128-157
Begell House Inc., USA
“Compresión de señal de voz usando información del periodo de pitch”
Revista CIENTÍFICA, IPN, Vol. 6, Número 1, Enero-Marzo de 2002, p. 39-48
“Diseño de bloques básicos para simulación de sistemas asincrónicos en Matlab”
Research on Computing Science, Vol 9., Sep. 2004, p. 3-12.
“Propuesta para la construcción de generadores de secuencias pseudoaleatorias basados en LFSR”
Research on Computing Science, Vol 9., Sep. 2004, p. 13-23.
“Compilador Optimizador para el Parallel Queue Processor (PQP)”
Revista CIENTÍFICA, IPN, Octubre-Diciembre de 2004, p. 181-184
“Complejidad Lineal y Algoritmo de Berlekamp-Massey para la Construcción de Secuencias
Pseudoaleatorias”
Información Tecnológica, Chile, Vol. 17, No. 3, p. 167-178, 2006
“A low complexity time-scaling expansion algorithm of speech signals suitable for real time
implementation”
Digital Signal Processing, 19 (2009), pp 104-107
ELSEVIER Inc. USA
“Implementación de controladores de alto orden en dispositivos reconfigurables para sistemas lineales
inestables con tiempo de retardo”
Revista CIENTÍFICA, Vol. 12 No 4, 2008
IPN, México
“Efficient Message Authentication Protocol for WSN”
WSEAS Transactions on Computers, 6, Vol. 8, 2009 pp. 895-904
WSEAS, USA
“Teoría y Práctica de Diseño Digital con Lógica Programable”
LIMUSA, México 2009
ISBN: 978-607-05-0090-9
“Protocolo de Autenticación basado en identidad para redes inalámbricas de sensores”
Revista Facultad de Ingeniería Universidad de Antioquia No. 52, pp 196-205. Marzo 2010
Medellín, Colombia
“Compresión de la señal de radar usando FPGA”
Revista Facultad de Ingeniería Universidad de Antioquia No. 55, pp 134-143. Septiembre 2010
Medellín, Colombia
“Protocolo de votación electrónica basado en emparejamientos bilineales”
Revista Facultad de Ingeniería Universidad de Antioquia No. 56, pp 234-244. Diciembre 2010
Medellín, Colombia
“Visual Simulation of Retinal Images Through Micro Structures”
Microelectronic Engineering
ELSEVIER Inc. USA
9
PARTICIPACIÓN EN LA CREACIÓN Y MODIFICACIÓN DE PLANES DE ESTUDIO
Miembro Fundador de la Sección de Estudios de Posgrado e Investigación de la ESIME Unidad
Culhuacan del Instituto Politécnico Nacional.
Participación en la creación del plan de estudios y las materias de la Maestría en Ciencias de
Ingeniería en Microelectrónica de la SEPI ESIME Culhuacan.
FORMACIÓN DE RECURSOS
Cuatro tesis sustentadas a nivel licenciatura
Veinte tesis sustentadas a nivel de maestría
Tres tesis en proceso a nivel de maestría
Dos tesis sustentada a nivel de Doctorado
DISTINCIONES RECIBIDAS
“Medalla al Mérito Universitario”
Universidad Autónoma Metropolitana - Unidad Iztapalapa
México D.F., México, 20 de enero de 1988
México D.F., Enero de 2012
10