Download lista 3 - Universidad Santiago de Cali

Document related concepts
no text concepts found
Transcript
GUIAS ÚNICAS DE LABORATORIO
LISTA 3
AUTOR: ALBERTO CUERVO
SANTIAGO DE CALI
UNIVERSIDAD SANTIAGO DE CALI
DEPARTAMENTO DE LABORATORIOS
DDEEPPAARRTTAAM
MEENNTTOO DDEE LLAABBOORRAATTOORRIIOOSS
LLIISSTTAA 33
DDEEPPAARRTTAAM
MEENNTTOO DDEE LLAABBOORRAATTOORRIIOOSS
LLIISSTTAA 33
39
Contador Binario
Contador binario de 4 bits reversible (para conteo creciente y
decreciente)
Asignación de conexiones:
CT=0: Aplicando un nivel alto a esta entrada el contador resulta
repuesto a cero; entrada asincrónica.
2+/G1: Entrada de pulsos para conteo creciente, sensible al flanco
positivo.
1-/G2: Entrada de pulsos para conteo decreciente, sensible al flanco
positivo
C3: Si en la entrada asincrónica C3 se aplica un nivel bajo (0), se carga
el número de 4 bits presente en las entradas en el contador
3D: Entradaspara números binarios de 4 bits
1CT=15: Al alcanzar el número 15 (1111) esta salida cambia a nivel
bajo (0),cuando la entrada de pulsos para conteo creciente sea 0
2CT=0: Al alcanzar el número 0 (0000), esta salida cambia a 0 cuando
la entrada de pulsos para conteo decreciente se haga 0
38
CT=0 CTRDIV16
2+
G1
1-
G2
2CT=0
C3
3D
Flip-flop JK
S
1J
Cuatro flip-flops JK con salidas invertida y no invertida. Sensible al
flanco negativo de los pulsos de reloj.
Dos entradas asincrónicas S y R que se activan con un nivel bajo de
voltaje
27
Generador de frecuencia
Q
C1
1K
R
DIV 10
G
Generador de pulsos rectangulares de 100 KHz con nivel TTL. Una
clavija permite la conexión adicional de un divisor de frecuencias.
28
1CT=15
10KHz
100 KHz
1KHz
100Hz
Divisor de frecuencia
10 Hz
Divisor de frecuencia séxtuplo con divisiones de 10 en 10 (10 KHz, 1
KHZ, 100 Hz, 10 Hz, 1 Hz y 0.1 Hz)
1 Hz
0.1 Hz
40
RAM 8x4
RAM estática de 8 localizaciones de memoria de cuatro bits, tres líneas
de dirección
Asignación de conexiones:
0,1,2: líneas de dirección
CS: (Chip select) con un nivel bajo habilita la RAM
OE: (Output enable) con un nivel bajo habilita las líneas de salida
(lectrura)
WE:(Write enable) con un nivel bajo se almacena el dato presente en
las entradas (escritura)
La RAM tiene 4 líneas de datos que funcionan como entrada, como
salida o se encuentran en un estado de alta impedancia.
0
1 A0/7
2
WE
OE
CS
líneas
de
datos
DDEEPPAARRTTAAM
MEENNTTOO DDEE LLAABBOORRAATTOORRIIOOSS
LLIISSTTAA 33