Download Diagrama de bloques del chipset de séptima generación.

Document related concepts
no text concepts found
Transcript
MICROPROCESADOR
BUS
LOCAL
PUENTE NORTE ó MCH
AGP 3.0
Memoria
de
vídeo
2.1 Gb/sg
PIC
DMA
PUENTE
PCI/ISA
(opcional)
ISA 16 bit
8 Mb/sg
ZOCALO ISA
ATA−100
100 Mb/sg
IDE0
CD−ROM
DVD
DISQUETERA
ALTA
VELOCIDAD
DISQUETERA
BIOS
ENLACE AL
PUENTE NORTE
RTC
RAM−CMOS
PIT
CONT. EN− OTROS
BUS IDE LACE BUSES
ATA−66
66 Mb/sg
IDE1
GRABA
CD
SUPER E/S
Contr.
FLOPPY
60 Mb/sg
CAMARA
DE FOTOS
DIGITAL
− AC’97
(módem).
− GPIO.
(+ FWH en Intel)
ACPI APM
Acceso Contr.
BIOS Teclado
TECLADO
USB 2.0
OTROS BUSES
DEDICADOS:
EN− Control.
puerto
LACE infrarrojos
Control.
disco ZIP
CAMARA
DE
100 Mb/sg VIDEO
Fire Wire
4 Mb/sg
TARJETA
SONIDO
PCI
Y OTROS
132
Mb/sg
DISPS. PCI
MuTIOL(SiS): 533 Mb/sg − 1 Gb/sg.
V−Link (VIA): 266−533 Mb/sg
Hub Link (Intel): 266 Mb/sg.
CONT. SERIE
USB
Fire Wire
PUENTE SUR ó ICH
CONTROLADOR
DEL BUS PCI
ZOCALOS DE
PROPOSITO GENERAL
2.7 Gb/sg
DISPOSITIVOS MULTIMEDIA
DISPOSITIVOS DE
ALMACEN. MASIVO
MODULOS
DE
MEMORIA
PRINCIPAL
DDRAM
ENLACE
AL PUENTE SUR
HyperTransport (nVidia): 800 Mb/sg.
DISCO
DURO
CONTROLADOR
DE MEMORIA
TARJETA
GRAFICA
CONTROLADOR
DEL BUS AGP
CONTROLADOR
DEL BUS LOCAL
Contr.
Ratón
Puerto
PDA
paralelo
IMPRESORA
Puerto
serie
SCANNER
RATON
ABREVIATURAS:
CODIGO DE COLORES:
> 1 Gb/sg
EN EL PUENTE NORTE:
EN EL PUENTE SUR:
EN EL CHIP SUPER E/S:
PIC: Controlador
de interrupciones.
RTC: Controlador
de tiempo real.
ACPI/ APM: Gestión
avanzada del consumo.
DMA: Controlador de
acceso directo a memoria.
PIT: Temporizador de
intervalos programable.
FWH: Hub para el
firmware.
MCH: Hub controlador
de memoria.
ICH: Hub controlador
de entrada/salida.
PDA: Microdispositivos
de bolsillo (agendas, ...).
500−1000 Mb/sg
100−500 Mb/sg
10−100 Mb/sg
< 10 Mb/sg
INTEGRANTES
DEL JUEGO
DE CHIPS