• Aprenderly
  • Explore
    • Ciencia
    • Ciencias sociales
    • Historia
    • Ingeniería
    • Matemáticas
    • Negocio
    • Numeración de las artes

    Top subcategories

    • Advanced Math
    • Estadísticas y Probabilidades
    • Geometría
    • Trigonometry
    • Álgebra
    • other →

    Top subcategories

    • Astronomía
    • Biología
    • Ciencias ambientales
    • Ciencias de la Tierra
    • Física
    • Medicina
    • Química
    • other →

    Top subcategories

    • Antropología
    • Psicología
    • Sociología
    • other →

    Top subcategories

    • Economía
    • other →

    Top subcategories

    • Ciencias de la computación
    • Diseño web
    • Ingeniería eléctrica
    • other →

    Top subcategories

    • Arquitectura
    • Artes escénicas
    • Ciencias de la religión
    • Comunicación
    • Escritura
    • Filosofía
    • Música
    • other →

    Top subcategories

    • Edad Antigua
    • Historia de Europa
    • Historia de los Estados Unidos de América
    • Historia universal
    • other →
 
Sign in Sign up
Upload
Tema 5: Circuitos secuenciales
Tema 5: Circuitos secuenciales

TEMA 3: “Control secuencial” - Tecnologia
TEMA 3: “Control secuencial” - Tecnologia

circuitos logicos secuenciales
circuitos logicos secuenciales

UD.-4. Análisis de circuitos con biestables.
UD.-4. Análisis de circuitos con biestables.

Los circuitos lógicos secuenciales
Los circuitos lógicos secuenciales

Solución Problema 6) El siguiente cronograma refleja el
Solución Problema 6) El siguiente cronograma refleja el

13 - CONTADORES Y REGISTROS
13 - CONTADORES Y REGISTROS

Diseñar un sistema de alarma a partir de la información
Diseñar un sistema de alarma a partir de la información

Los circuitos lógicos secuenciales
Los circuitos lógicos secuenciales

Asignación no bloqueante Señal de reloj Biestable RS Biestable JK
Asignación no bloqueante Señal de reloj Biestable RS Biestable JK

LII-P5 (Circuitos digitales)
LII-P5 (Circuitos digitales)

laboratorio de circuitos digitales
laboratorio de circuitos digitales

Registros
Registros

voltaje -donde depende
voltaje -donde depende

Colección de Problemas de Sistemas Secuenciales
Colección de Problemas de Sistemas Secuenciales

Metaestabilidad - de Jhon Jairo Padilla Aguilar
Metaestabilidad - de Jhon Jairo Padilla Aguilar

LABORATORIO DE CIRCUITOS DIGITALES
LABORATORIO DE CIRCUITOS DIGITALES

TRABAJO INTEGRADOR ACTIVACIÓN DE CIRCUITOS POR
TRABAJO INTEGRADOR ACTIVACIÓN DE CIRCUITOS POR

Circuitos Electrónicos. EXAMEN FINAL DE JUNIO. Problema 1
Circuitos Electrónicos. EXAMEN FINAL DE JUNIO. Problema 1

Lab 2 - UTFSM
Lab 2 - UTFSM

modo monoestable y biestable
modo monoestable y biestable

REGISTROS DE CORRIMIENTO
REGISTROS DE CORRIMIENTO

1. - McGraw-Hill
1. - McGraw-Hill

Cap Cap pítulo 7: Las buenas prácticas en el pítulo 7: Las buenas
Cap Cap pítulo 7: Las buenas prácticas en el pítulo 7: Las buenas

En la siguiente memoria, se muestra el desarrollo correspondiente
En la siguiente memoria, se muestra el desarrollo correspondiente

1 >

Biestable



Un biestable (flip-flop en inglés), es un multivibrador capaz de permanecer en uno de dos estados posibles durante un tiempo indefinido en ausencia de perturbaciones. Esta característica es ampliamente utilizada en electrónica digital para memorizar información. El paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas entradas los biestables se dividen en: Asíncronos: sólo tienen entradas de control. El más empleado es el biestable RS. Síncronos: además de las entradas de control posee una entrada de sincronismo o de reloj. Si las entradas de control dependen de la de sincronismo se denominan síncronas y en caso contrario asíncronas. Por lo general, las entradas de control asíncronas prevalecen sobre las síncronas.La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de subida o de bajada). Dentro de los biestables síncronos activados por nivel están los tipos RS y D, y dentro de los activos por flancos los tipos JK, T y D.Los biestables síncronos activos por flanco (flip-flop) se crearon para eliminar las deficiencias de los latches (biestables asíncronos o sincronizados por nivel).
El centro de tesis, documentos, publicaciones y recursos educativos más amplio de la Red.
  • aprenderly.com © 2025
  • GDPR
  • Privacy
  • Terms
  • Report