• Aprenderly
  • Explore
    • Ciencia
    • Ciencias sociales
    • Historia
    • Ingeniería
    • Matemáticas
    • Negocio
    • Numeración de las artes

    Top subcategories

    • Advanced Math
    • Estadísticas y Probabilidades
    • Geometría
    • Trigonometry
    • Álgebra
    • other →

    Top subcategories

    • Astronomía
    • Biología
    • Ciencias ambientales
    • Ciencias de la Tierra
    • Física
    • Medicina
    • Química
    • other →

    Top subcategories

    • Antropología
    • Psicología
    • Sociología
    • other →

    Top subcategories

    • Economía
    • other →

    Top subcategories

    • Ciencias de la computación
    • Diseño web
    • Ingeniería eléctrica
    • other →

    Top subcategories

    • Arquitectura
    • Artes escénicas
    • Ciencias de la religión
    • Comunicación
    • Escritura
    • Filosofía
    • Música
    • other →

    Top subcategories

    • Edad Antigua
    • Historia de Europa
    • Historia de los Estados Unidos de América
    • Historia universal
    • other →
 
Sign in Sign up
Upload
Página | 1 CIRCUITOS LOGICOS DE TRES ESTADOS. Las señales
Página | 1 CIRCUITOS LOGICOS DE TRES ESTADOS. Las señales

Salidas Lógicas Tri
Salidas Lógicas Tri

Dept. Sist. Digitales y Telecomunicaciones
Dept. Sist. Digitales y Telecomunicaciones

Presentación Tema 03
Presentación Tema 03

fsd_Tema03
fsd_Tema03

fsd_Tema03
fsd_Tema03

Electrónica Digital II
Electrónica Digital II

Cap Cap pítulo 7: Las buenas prácticas en el pítulo 7: Las buenas
Cap Cap pítulo 7: Las buenas prácticas en el pítulo 7: Las buenas

brujula cmps03
brujula cmps03

Diseño, fabricación y validación de circuitos en PCBs para
Diseño, fabricación y validación de circuitos en PCBs para

1

Buffer triestado



En electrónica digital, la lógica triestado permite puertos de salida con valor 0,1 ó Hi-Z (High Impedance).Es este último estado el que proporciona los buffer triestado. El estado Hi-Z pone la salida en alta impedancia, haciendo que el pin ya no tenga relevancia en el circuito. Normalmente, la intención de este estado es permitir a varios circuitos compartir el mismo bus o línea de salida. O también, permitir a un dispositivo monitorizar señales sin afectar a la señal (en convertidores analógico/digital). Tri-state es una marca registrada de National Semiconductor pero normalmente se usa para describir dispositivos de este tipo hechos por cualquier fabricante. Un buffer triestado se diseña normalmente de modo que el retardo de habilitación de salida (de Hi-Z a Alto o Bajo) sea un poco más largo que el retardo de deshabilitación de salida (de Alto o Bajo a Hi-Z). Así, si un circuito de control activa la entrada de habilitación de salida de un dispositivo al mismo tiempo que desactiva la entrada de habilitación de un segundo dispositivo, al tener un retardo de deshabilitación de salida más corto se puede asegurar que antes de que el primer dispositivo ponga un nivel Alto o Bajo en el bus, el segundo dispositivo se encontrará en estado de alta impedancia.
El centro de tesis, documentos, publicaciones y recursos educativos más amplio de la Red.
  • aprenderly.com © 2025
  • GDPR
  • Privacy
  • Terms
  • Report