Download ejercicios n° 3 - electronica

Document related concepts
no text concepts found
Transcript
UNIVERSIDAD ANTONIO NARIÑO
FACULTAD DE INGENIERIA ELECTROMECANICA
GUIA N° 3: OPERACIONES LOGICAS FUNDAMENTALES
PROGRAMA: Ingeniería Electromecánica
ASIGNATURA: ELECTIVA I
PERIODO: 9 Semestre
TUTOR: Wilfrido Eduardo Hernández Rivas
[email protected]
[email protected]
OBJETIVOS:




Adquirir conocimientos sobre las operaciones lógicas fundamentales
Analizar los cuatros casos de cada operación lógicas fundamentales
Efectuar las diferentes operaciones lógicas fundamentales
adquirir conocimientos sobre las diferentes puertas lógicas, simbología, tabla de
la verdad, y circuito equivalente.

Conocer las herramientas matemáticas que se emplean en los circuitos digitales,
es decir, el Álgebra de Boole.

Distinguir los dos grandes tipos de problemas que se les puede presentar dentro
de la Electrónica Digital.

Afrontar los problemas dentro de la rama combinacional de la Electrónica digital
INTRODUCCION: El alumno de Ingeniería electromecánica debe hacer uso de la
electrónica digital en el estudio de las diferentes operaciones lógicas fundamentales, y
sus respectivas puertas lógicas, simbología, tabla de la verdad, y circuitos
equivalentes, para tener las bases solidas y aplicarlos a los diferentes circuitos
digitales.
CONTENIDO:

1. OPERACIONES LOGICAS FUNDAMENTALES.
1.1. SUMA.
1.2. RESTA
1.3. MULTIPLICACION
1.4. DIVISION
2. PUERTAS LOGICAS.
2.1. ASPECTOS FUNDAMENTALES
2.2. PUERTA SI
2.3. PUERTA NO
2.4. PUERTA OR
2.5. PUERTA NOR
2.6. PUERTA AND
2.7. PUERTA NAND
2.8. PUERTA OR EXCLUSIVA (XOR)
2.9. PUERTA OR NO EXCLUSIVA (XNOR)
ACTIVIDADES DE APRENDIZAJE:
1. Leer los conceptos, definiciones y operaciones que se aplican
en las operaciones lógicas fundamentales en el anexo de la guía
2. Hacer seguimientos a los temas desarrollados y participación
activa de los diferentes grupos de trabajos.
3. revisar y comprender los ejemplos resueltos en el texto guía.
4. Revisar y solucionar los ejercicios propuestos en el taller N° 3.
ASESORIA:
El estudiante puede solicitar ayuda en la solución de los ejercicios
propuestos en el taller N°3., ampliación del tema, o revisión
previa de algún ejercicio o problema.
EVALUACION
Se tendrán en consideraciones los siguientes parámetros, obtener
los conocimientos en la ejecución de los temas, problemas y
ejercicios planteados, además la entrega del trabajo en el tiempo
estipulado.
BIBLIOGRAFIA
Texto Guía:
1. RONALD J.TOCCISistemas Digitales: Principios y Aplicaciones.Ed.:
Prentice Hall.
Textos Complementarios
1. CEKIT S.A. "Curso Práctico de Electrónica Digital". Pereira. 1994.
2. DEMPSEY, John. "Electrónica Digital Básica".
3. MANDADO, Enrique."Sistemas Electrónicos digitales". Alfa omega,
Marcombo
4. MARCUS, M. P. "Circuitos digitales para Ingeniería". Pretince-Hall. 1982.
5. MORRIS MANO M.. "Lógica Digital y diseño de Computadores. Pretice Hall.
1987.
6. RUIZ, Jairo. "Cartilla de guías para el laboratorio de Circuitos digitales".
Bogotá. 1997.
7. RUIZ, Jairo. "Elementos de Lógica Digital". U.D. Bogotá. 2003.
8. TOKEIM, Roger. "Electrónica digital".
9. WAKERLEY. Sistemas Digitales
ANEXO
Puerta lógica
Una puerta lógica, o compuerta lógica, es un dispositivo electrónico que es la expresión física de un
operador booleano en la lógica de conmutación. Cada puerta lógica consiste en una red de dispositivos
interruptores que cumple las condiciones booleanas para el operador particular. Son
esencialmente circuitos de conmutación integrados en un chip.
Claude Elwood Shannon experimentaba con relés o interruptores electromagnéticos para conseguir
las condiciones de cada compuerta lógica, por ejemplo, para la función booleana Y (AND) colocaba
interruptores en circuito serie, ya que con uno solo de éstos que tuviera la condición «abierto», la salida
de la compuerta Y sería = 0, mientras que para la implementación de una compuerta O (OR), la conexión
de los interruptores tiene una configuración en circuito paralelo.
La tecnología microelectrónica actual permite la elevada integración de transistores actuando como
conmutadores en redes lógicas dentro de un pequeño circuito integrado. El chip de la CPU es una de
las máximas expresiones de este avance tecnológico.
En nanotecnología se está desarrollando el uso de una compuerta lógica molecular, que haga
posible la miniaturización de circuitos.
Contenido
[ocultar]

1 Lógica directa
o
1.1 Puerta SI o Buffer
o
1.2 Puerta AND
o
1.3 Puerta OR

2 Lógica negada
o
2.1 Puerta NO (NOT)
o
2.2 Puerta NO-Y (NAND)
o
2.3 Puerta NO-O (NOR)
o
2.4 Puerta equivalencia
(XNOR)

3 Conjunto de puertas lógicas
completo

4 Implementación

5 Véase también
Lógica directa
Puerta SI o Buffer
Símbolo de la función lógica SI a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica SI, realiza la función booleana igualdad. En la práctica se suele utilizar como
amplificador de corriente (buffer en inglés).
La ecuación característica que describe el comportamiento de la puerta SI es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta SI
Entrada A
Salida A
0
0
1
1
Puerta AND
[editar]
Símbolo de la función lógica Y a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica Y, más conocida por su nombre en inglés AND, realiza la función booleana de producto
lógico. Su símbolo es un punto (·), aunque se suele omitir. Así, el producto lógico de las variables A y B
se indica como AB, y se lee A y B o simplemente A por B.
La ecuación característica que describe el comportamiento de la puerta AND es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta AND
Entrada A Entrada B Salida
0
0
0
0
1
0
1
0
0
1
1
1
Puerta OR
Símbolo de la función lógica O a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica O, más conocida por su nombre en inglés OR, realiza la operación de suma lógica.
La ecuación característica que describe el comportamiento de la puerta OR es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta OR
Entrada A Entrada B Salida
0
0
0
0
1
1
1
0
1
1
1
1
Podemos definir la puerta O como aquella que proporciona a su salida un 1 lógico si al menos una de sus
entradas está a 1.
Lógica negada
Puerta NO (NOT)
Símbolo de la función lógica NOT a) Contactos, b) Normalizado y c) Not normalizada
La puerta lógica NO (NOT en inglés) realiza la funciónbooleana de inversión o negación de una variable
lógica. Una variable lógica A a la cual se le aplica la negación se pronuncia como "no A" o "A negada".
La ecuación característica que describe el comportamiento de la puerta NOT es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta NOT
Entrada A
Salida
0
1
1
0
Se puede definir como una puerta que proporciona el estado inverso del que esté en su entrada.
Puerta NO-Y (NAND)
Símbolo de la función lógica NO-Y. a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica NO-Y, más conocida por su nombre en inglés NAND, realiza la operación de producto
lógiconegado. En la figura de la derecha pueden observarse sus símbolos en electrónica.
La ecuación característica que describe el comportamiento de la puerta NAND es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta NAND
Entrada A Entrada B Salida
0
0
1
0
1
1
1
0
1
1
1
0
Podemos definir la puerta NO-Y como aquella que proporciona a su salida un 0 lógico únicamente
cuando todas sus entradas están a 1.
Puerta NO-O (NOR)
Símbolo de la función lógica NO-O. a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica NO-O, más conocida por su nombre en inglés NOR, realiza la operación de suma lógica
negada. En la figura de la derecha pueden observarse sus símbolos en electrónica.
La ecuación característica que describe el comportamiento de la puerta NOR es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta NOR
Entrada A Entrada B Salida
0
0
1
0
1
0
1
0
0
1
1
0
Podemos definir la puerta NO-O como aquella que proporciona a su salida un 1 lógico sólo cuando todas
sus entradas están a 0. La puerta lógica NOR constituye un conjunto completo de operadores.
Puerta equivalencia (XNOR)
Símbolo de la función lógica equivalencia. a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica equivalencia, realiza la función booleana AB+~A~B. Su símbolo es un punto (·) inscrito
en un círculo. En la figura de la derecha pueden observarse sus símbolos en electrónica.
La ecuacióncaracterística que describe el comportamiento de la puerta XNOR es:
Su tabla de verdad es la siguiente:
Tabla de verdad puerta XNOR
Entrada A Entrada B Salida
0
0
1
0
1
0
1
0
0
1
1
1
Se puede definir esta puerta como aquella que proporciona un 1 lógico, sólo si las dos entradas son
iguales, esto es, 0 y 0 ó 1 y 1 (2 encendidos o 2 apagados).
Conjunto de puertas lógicas completo
Un conjunto de puertas lógicas completo es aquel con el que se puede implementar cualquier función
lógica. A continuación se muestran distintos conjuntos completos (uno por línea):

Puertas AND, OR y NOT.

Puertas AND y NOT.

Puertas OR y NOT.

Puertas NAND.

Puertas NOR.
Además, un conjunto de puertas lógicas es completo si puede implementar todas las puertas de otro
conjunto completo conocido. A continuación se muestran las equivalencias al conjunto de puertas lógicas
completas con las funciones NAND y NOR.
Conjunto completo de puertas logicas para puertas NAND. Equivalencias. :
Conjunto de puertas logicas completo :
Salida función NAND(A,B) Salida función NOR(A,B)
A
B
1
1 0
1
1
1
0
0
1
0 0
0
1
0
1
0
0
1 1
0
1
1
1
0
0
0 1
0
0
1
1
1
EJERCICIOS N° 3
Compuertas AND
R= (A*B)*C
F=(A*B)*(A*C)
F=A*(B*C)
J= A*B*C
A=A*A
A=A
Práctica
Llenar las tablas, primero teóricamente, luego comprobarlo en la práctica.
Para la práctica se requiere:
• 1 CI 7404 (séxtupla inversor)
• 1 CI 7400 (cuádruple puerta NAND de 2 entradas)
• 1 CI 7402 (cuádruple puerta NOR de 2 entradas)
Diagrama de conexiones de los integrados
1 Grupo
de investigación científica y microelectrónica
Figura1 Módulos integrados que contienen las compuertas NOR, INVERSOR y NAND
1. Monte el siguiente circuito
Mida con el osciloscopio los voltajes de salida para
a) Nivel lógico uno (LED encendido)
b) Nivel lógico cero (LED apagado).
Llene la siguiente tabla, combinando el estado de las entradas A y B
• Exprese la señal de salida en términos de la entrada: F(A,B)
• Que puede concluir acerca del montaje anterior. Esta correcto?
.
2. monte el siguiente circuito.
Mida con el osciloscopio los voltajes de salida para:
a) Nivel lógico uno (LED encendido)
b) Nivel lógico cero (LED apagado).
Llene la siguiente tabla, combinando el estado de las entradas A y B
• Exprese la señal de salida en términos de la entrada: F(A,B).
• Compare esta tabla la del ejercicio anterior.
• A que conclusión llega?.
• Esta bien el diagrama lógico del circuito mostrado?
.
1. monte el siguiente circuito.
Mida con el osciloscopio los voltajes de salida para:
a) Nivel lógico uno (LED encendido)
b) Nivel lógico cero (LED apagado).
Llene la siguiente tabla, combinando el estado de las entradas A y B.
• Exprese la señal de salida en términos de la entrada: F(A,B)
• Compare esta tabla la del ejercicio anterior.
• A que conclusión llega?.
2. Monte el siguiente circuito
Mida con el osciloscopio los voltajes de salida para:
a) Nivel lógico uno (LED encendido)
b) Nivel lógico cero (LED apagado
Llene la siguiente tabla, combinando el estado de las entradas A y B.
• Exprese la señal de salida en términos de la entrada: F(A,B)
• Compare esta tabla la del ejercicio anterior.
• A que conclusión llega?.
• Esta bien el diagrama lógico del circuito mostrado?
5. Monte el siguiente circuito.
4 Grupo
de investigación científica y microelectrónica
Llene la siguiente tabla, combinando el estado de las entradas A y B
• Exprese la señal de salida en términos de la entra: F(A,B).
• Exprese la señal de salida en términos de la entrada: F(A,B)
• Compare esta tabla la del ejercicio anterior.
• ¿A que conclusión llega?
6. Monte el siguiente circuito.
Llene la siguiente tabla, combinando el estado de las entradas A y B
• Exprese la señal de salida en términos de la entrada: F(A,B)
• Compare esta tabla la del ejercicio anterior.
• A que conclusión llega?