Download 2014 - TDDII - P1 Rec 53KB Sep 29 2016 05:50:55 PM

Document related concepts
no text concepts found
Transcript
TÉCNICAS Y DISPOSITIVOS DIGITALES II - PLAN 2003 – AÑO 2014
Recuperatorio 1ra. EVALUACIÓN PARCIAL
1 (1,00)
2 (0,50)
3 (2,00)
4 (1,50)
5 (0,50)
6 (1,00)
7 (2,00)
ALUMNO:
8 (1,50)
NOTA
MAT.:
1) Suponga que utiliza una única resistencia conectada a +Vcc = 5 Volts para proporcionar un “1”
lógico constante a 15 entradas 74LS00. ¿Cuál es el valor máximo de R? ¿Cuál es el margen de
ruido DC en estado ALTO? IinL=-0,4mA; IinH=20uA; IoL=8mA; IoH=-400uA; VinL=0,8V;
VinH=2V; VoutL=0,5V; VoutH=2,7V.
PUNTOS: 1,00
2) Defina con sus propias palabras qué son los márgenes de ruido DC y AC.
concretos para ilustrar ambas definiciones.
Utilice ejemplos
PUNTOS: 0,50
3) En el circuito lógico de la figura, la salida Y se supone ALTA para cualquiera de las siguientes
condiciones:
1. A=1, B=0, sin importar la condición de C;
2. A=0, B=1, C=1
Cuando prueba el circuito, el técnico observa que Y pasa a ALTO sólo en la primera condición,
pero permanece en BAJO para las otras condiciones de entrada. Considere la siguiente lista de fallas
posibles. Para cada una indique “si” ó “no” con respecto a si esa podría ser o no la falla real.
Explique su razonamiento para cada respuesta “no”:
a) Un cortocircuito interno a tierra en Z2-13; b) Un circuito abierto en la conexión a Z2-13;
c) Un cortocircuito interno a Vcc en Z2-11; d) Un circuito abierto en la conexión Vcc a Z2;
e) Un circuito abierto interno en Z2-9; f) Un circuito abierto en la conexión de Z2-11 a Z2-9 y
g) Un puente de soldadura entre los pines 6 y 7 de Z2.
PUNTOS: 2,00
4) Exprese los números decimales + 39 y -39 como un número de 8 bits en los formatos
(convenios) Signo y Magnitud, Complemento a 1 y Complemento a 2.
PUNTOS: 1,50
5) Realice la siguiente operación aritmética:
A - B = 11100111 – 00010011
PUNTOS: 0,50
6) Diseñe un comparador de dos palabras de 2 bits con una PAL. Considere el tamaño mínimo de la
misma.
PUNTOS: 1,00
7) Una memoria serie de 8KB está construida con dos integrados 74FC32. Los bits de selección
están configurados de la siguiente forma:
RAM0: A2=A1=A0=0; RAM1: A2=A1=0, A0=1
a. Dibuje el banco de memoria descripto.
PUNTOS: 0,20
b. Describa las condiciones de START y STOP en este tipo de memorias.
PUNTOS: 0,20
c. Indique la secuencia necesaria en la línea SDA para LEER la posición de memoria #04F0 de la
RAM0.
PUNTOS: 0,80
d. Indique la secuencia necesaria en la línea SDA para ESCRIBIR en la posición de memoria
#04A 0 de la RAM1.
PUNTOS: 0,80
8) Un banco de memorias RAM tiene las siguientes especificaciones:
Tiempo de ciclo de direcciones validas (determinado por el microprocesador): 150 nseg.
Tiempo de acceso desde las direcciones (tAA): 100 nseg.
Tiempo de acceso desde el Chip Select (tACS): 100 nseg.
Tiempo desde Chip Select a salida en baja Z (tCLZ): 10 nseg.
Tiempo desde Ouput Enable a datos validos (tOE): 50 nseg.
Tiempo desde Ouput Enable a salida en baja impedancia (tOLZ): 10 nseg.
Tiempo de mantenimiento de datos desde cambio en direcciones (tOH): 10nseg.
Para cada uno de los dos casos que se describen a continuación, dibuje todas las formas de onda
necesarias para justificar en todo momento el estado del bus de datos.
De este último destaque la parte que está en alta impedancia, la que tiene datos no válidos y la parte
de los datos válidos. Indique el tiempo en cada caso si:
a) La entrada Ouput Enable está permanentemente conectada a masa.
El retardo de propagación (tPD) para generar el Chip Select es de 35 nseg.
b) El retardo de propagación (tPD) para generar el Chip Select es de 35 nseg.
La entrada Ouput Enable es conectada a masa a los 60 nseg de iniciado el ciclo de lectura.
PUNTOS: 1,50