Download CV GERARDO RIVAS-octubre-2008

Document related concepts
no text concepts found
Transcript
GERARDO RIVAS PERLWITZ
1
SINTESIS DE ANTECEDENTES
1.1. ANTECEDENTES PERSONALES
Nombre
R.U.T.
Nacionalidad
Estado Civil
Dirección laboral
Teléfono laboral
e-mail
Gerardo Andrés Rivas Perlwitz.
6.646.866-6
Chileno
Casado
Agustinas 1442, oficina 404 Torre B
657 25 23
[email protected]
1.2. ANTECEDENTES ACADÉMICOS
Ingeniero Civil Electricista. (Especialidad
Catholique de Louvain, Septiembre 1986.
Microelectrónica).
Université
Master of Sciences. Laboratoire de Microelectronique, Université Catholique de
Louvain, Septiembre 1988.
1.3. IDIOMAS
Francés:
Inglés:
hablado y escrito.
hablado y escrito.
1.4. RESUMEN DE ÁREAS DE EXPERIENCIA
Negocios de Innovación Tecnológica
Elaboración de "business case"
Estudios de mercados para tecnologías.
Valoración de patentes y de tecnologías.
Preparación, Formulación y Evaluación de Proyectos de Innovación.
Gestión de proyectos de innovación
Diseño y Evaluación de Políticas Públicas de Innovación Tecnológica
Formulación de Proyectos de Investigación y Desarrollo
Evaluación y Diseño de Programas Públicos relacionados con innovación e
inversiones tecnológicas.
Metodologías de Evaluación de Políticas y Programas Públicos
Tecnologías
Análisis y Procesamiento de Señales.
Software embedded.
Microelectrónica. Diseño de circuitos integrados ASICs.
Tecnología del Estado Sólido.
G. Rivas Perlwitz -
-1-
junio 2008
2
SÍNTESIS DE EXPERIENCIA
2.1. EXPERIENCIA DOCENTE
Asistente Investigador en Ingeniería Civil,
Universidad Católica de Lovaina, 1986-1988.
Especialidad
Microelectrónica,
Profesor en la Universidad Iberoamericana de Ciencia y Tecnología, Chile, 1995 1996. Cursos “Modelación de Sistemas” y “Procesamiento de Señales” y en 2008
curso "Gestión de Proyectos Tecnológicos" para post-grado.
2.2. EXPERIENCIA PROFESIONAL
2003 a la fecha:
Socio Director de ADDERE Limitada.
Empresa de Gestión Tecnológica y Desarrollo de Tecnología en las
áreas de Tecnologías de la Información, electrónica, nuevos
materiales.
Desarrollo de negocios tecnológicos y consultorías y en las líneas de
innovación tecnológica, valoración de tecnologías y transferencia
tecnológica.
2007:
Director Ejecutivo del Nodo de Difusión Tecnológica para micro,
pequeñas y medianas empresas de los sectores electrónica,
electricidad, automatización y comunicaciones.
2005 a 2008:
Consejero del Comité de Alta Tecnología de la Corporación de
Fomento de la Producción (CORFO) de Chile.
2005 - 2007:
Director de la asociación gremial AIE (Asociación de la Industria
Eléctrica y Electrónica).
2005 - 2007:
Miembro del Comité de Desarrollo Tecnológico de la AIE e integrante
de la mesa de trabajo entre la AIE y la GECHS (Grupo de Empresas
Chilenas de Software).
2001 - 2003:
Asesor en Inversiones Tecnológicas del Comité de Compensaciones
Industriales de la CORFO.
2000 – 2004:
Evaluador de Proyectos de innovación para la CORFO.
1997 – 2000:
Investigador part-time en el CERC-UAHC (Centro de Estudios de la
Realidad Contemporánea).
1996 – 2000:
Consultor de Empresas en Análisis, Formulación y Evaluación de
Proyectos Tecnológicos.
1994 - 1995:
Jefe de Area "Instrumentación y Análisis de Señales” en el Centro de
Investigación Minera y Metalúrgica CIMM. Santiago, Chile.
1992 - 1993:
Jefe de Proyectos en el CIMM (Centro de Investigación Minera y
Metalúrgica), Santiago- Chile.
G. Rivas Perlwitz -
-2-
junio 2008
1989 - 1991:
Investigador en Tecnología del Estado Sólido en el "CENTRO
NACIONAL DE MICROELECTRONICA", Barcelona - ESPAÑA.
1988 - 1989:
Investigador en Interconexiones de Circuitos Integrados, Bruselas,
Bélgica.
1986 - 1988:
Investigador en Tecnología del Estado Sólido en el marco del
Proyecto Europeo ESPRIT – SPECTRE.
3
SÍNTESIS DE TRABAJOS RELACIONADOS CON POLÍTICAS DE INNOVACIÓN
TECNOLÓGICA Y MERCADOS TECNOLÓGICOS
Trabajos para el Banco Interamericano del Desarrollo (BID):
•
Evaluación del Programa de Desarrollo Tecnológico, PDT de Uruguay,
dependiente de la Dirección de Innovación, Ciencia y Tecnología. Contrato del
Banco Interamericano del Desarrollo (BID), 2007.
•
Consultoría de Evaluación Consorcios Tecnológicos – Empresariales en
América Latina: Evaluación de los resultados técnicos, económicos y
organizacionales de casos de consorcios, análisis de consistencia de los programas
de apoyo en el marco de las políticas de fomento a la ciencia, la tecnología y la
innovación, análisis de los requerimientos de apoyo en aspectos críticos. Contrato
del Banco Interamericano del Desarrollo (BID), 2007.
•
Relator del Curso “Formulación y Evaluación de Proyectos de Innovación
Tecnológica” para el Gobierno de Nicaragua a través del ministerio de Fomento,
Industria y Comercio (MIFIC) en el marco del proyecto “Apoyo a la innovación
tecnológica en Nicaragua”, financiado con recursos del Banco Interamericano del
Desarrollo (BID), del 30 de octubre al 03 de noviembre de 2006.
•
Relator Principal del Taller “Política de Evaluación de Proyectos de
Innovación”, organizado por el Banco Interamericano de Desarrollo. Reunión
Regional sobre Evaluación de Planes de Innovación, Washington, 28 de febrero
2005.
Principales Trabajos en Chile:
•
“Casos exitosos de Proyectos Financiados por el Fondo de Fomento al
Desarrollo Científico y Tecnológico, FONDEF de CONICYT”. Evaluación de
resultados de Proyectos, elaboración de mapas tecnológicos y prospectiva
tecnológica, realizado para el Conicyt de Chile. 2006.
•
“Consultoría sobre las Áreas de la Economía Chilena consideradas de alto
impacto por el Comité: Electrónica y Percepción Remota en Chile” realizado
para el Comité de Compensaciones Industriales de Chile - CORFO. Informe técnico
sobre los sectores, informe sobre los negocios a nivel mundial y grandes actores,
recomendación de política . 2004.
•
Estudio sobre Oportunidades de Negocio para la Microelectrónica en Chile,
realizado para el Fondo de Desarrollo de la Innovación. Informe técnico sobre el
sector, informe económico sobre los negocios a nivel mundial, diagnóstico de la
situación de la electrónica en Chile, recomendación de políticas públicas a partir de
entrevistas estructuras a los principales actores del sector en Chile y en algunos
países en América Latina. 1999.
G. Rivas Perlwitz -
-3-
junio 2008
•
Estudio de Pre-factibilidad: “Centro de Diseño electrónico avanzado para
empresas de electrónica”. Consultoría para CINDEX, Comité de Industrias
Exportadoras de Electrónica. Análisis de requerimientos de las empresas chilenas en
un horizonte de cinco años, evaluación técnica de la oferta de software y hardware,
preparación y evaluación de proyecto de inversión.1999.
•
Supervisión del Estudio “AIE EXPORT – INTERNACIONALIZACIÓN DEL
SECTOR
ELECTRÓNICO,
OFERTA
EXPORTABLE,
EXPERIENCIAS,
BARRERAS Y FORTALEZAS” realizado por la Asociación de la Industria
Electrónica AG. Estudio para presentar a FONTEC, de la Corporación de Fomento
a la Producción de Chile. 1998.
•
“Perspectivas de negocios para la Microelectrónica en América Latina”.
Estudio presentado en el “Tercer Taller Iberoamericano de Microelectrónica y sus
Aplicaciones” 19 al 21 de febrero 1997, México D.F., México.
Evaluación de Proyectos de Innovación
Experiencia en evaluación de proyectos de innovación que han sido postulados a
fondos de la Corporación de Fomento de la Producción en Chile (CORFO), en
particular al Fondo de Desarrollo e Innovación.
Alrededor de 150 proyectos evaluados. Proyectos presentados por empresas
privadas, instituciones públicas, universidades, a las líneas de
●
●
●
●
Innovación Empresarizable,
Capital Semilla,
Proyectos de Interés Público,
Creación de Incubadoras de Negocios.
Diversos Trabajos de Formulación y Ejecución de Proyectos de Innovación
Tecnológica
Lista de trabajos a requerimiento
Principales Trabajos en Microelectrónica: Área Ciencias de Materiales y
Tecnología del Estado Sólido
Interconnections for a Submicron CMOS technology. Financiado por el Proyecto
Europeo “ESPRIT – SPECTRE” (ESPRIT: European Strategic Programme for
Research and Development in Information Technology.)
(SPECTRE: Strategic
Project for European CMOS Technology Research and Exploitation.)
Meerlagen Interconnectie Technieken voor VLSI Tecnologieen Financiado por el
IRSIA (Institute pour l'Encouragement de la Recherche Scientifique dans l'Industrie et
l'Agriculture = Instituto para la Promoción de la Investigación Científica en la Industria
y la Agricultura) en colaboración con MIETEC (empresa privada belga de
microelectrónica)
Óxidos de silicio amorfo y de silicio policristalino para tecnologías CMOS
Análogo-Digitales. Financiado por el programa del Gobierno Español: "Estancias
Temporales de Científicos y Tecnólogos Extranjeros", y ejecutado en el CENTRO
NACIONAL DE MICROELECTRONICA", Barcelona – ESPAÑA.
G. Rivas Perlwitz -
-4-
junio 2008