Download Orientaciones para las exposiciones Para la exposición
Document related concepts
Transcript
Orientaciones para las exposiciones Para la exposición del tema los ponentes deberán ajustarse a un tiempo de 15 minutos para realizar su presentación, 5 minutos para preguntas y 5 minutos para realizar la pregunta evaluativa de comprobación del tema. Debe hacer uso de la tecnología como recurso para la exposición para facilitar la comprensión del tema. La exposición tiene un valor de 12 puntos y 2 puntos por cada pregunta de comprobación de las otras cuatro restantes exposiciones que no son la suya. La fecha de exposición es el martes 3 de abril en el horario de 5.00 a 10.00pm Grupo 1 Integrantes 1. Melissa Disla 2. Jhonnel Apolinario 3. Jorge Sang 4. Pilar Coiscou 5. Elizabeth Guzmán Contenido Terminología de los Circuitos Integrados Digitales Parámetros de voltaje y corriente Capacidad de carga Tiempos de propagación Requerimientos de energía Inmunidad al ruido Niveles de voltajes inválidos Acción de suministro de corriente y drenado de corriente Encapsulados de CI La Familia Lógica TTL Operación del circuito: estado bajo Operación del circuito: estado alto Acción de drenado de corriente Acción de suministro de corriente Circuito de salida en forma tótem Compuertas NOR TTL Hoja técnica TTL Grupo 2 Integrantes 1. Talal Dauhare 2. Richard Sandoval 3. Carlos Gómez 4. Carlos Cabreja 5. Ramón López Contenido Características de las series TTL TTL estándar, serie 74 TTL Schottky, serie 74S TTL Schottky de baja potencia, serie 74LS TTL Schottky avanzado, serie 74AS TTL Schottky avanzado de baja potencia, serie 74ALS TTL rápida, serie 74F Capacidad de carga de la familia TTL Determinación de la capacidad de carga Características de la familia TTL Entradas desconectadas (flotantes) Entradas sin utilizar Entradas conectadas entre sí Polarización de las entradas TTL, en bajo Transitorios de corriente Grupo 3 Integrantes 1. Miguel Egel 2. Julián Cruz 3. Emil Cabral 4. Jorge Canario 5. José Luciano Contenido Tecnología CMOS El MOSFET Interruptor MOSFET básico Lógica de MOS complementario Inversor CMOS Compuertas NAND CMOS Compuertas NOR CMOS Características de la serie CMOS Serie 4000/14000 Serie 74HC/HCT (CMOS de alta velocidad) Serie 74AC/ACT (CMOS avanzado) Serie 74AHC/74AHCT (CMOS avanzado de alta velocidad) Lógica BICMOS de 5V Voltaje de alimentación Niveles lógicos de voltaje Márgenes de ruido Disipación de potencia Capacidad de carga Velocidad de conmutación Entradas sin utilizar Sensibilidad estática Efecto de cierre Grupo 4 Integrantes 1. Robert Fernández 2. Francisco Pérez 3. Roberto Guílamo 4. Pablo Guílamo 5. Jonathan Cando Contenido Tecnología de bajo voltaje Familia CMOS Familia BICMOS Salidas de colector abierto/ drenador abierto Salidas colector abierto Salidas drenador abierto Búfer/reforzadores de colector abierto/drenador abierto Salidas lógicas triestado Ventajas de las salidas triestado Búferes triestado CIs triestado Grupo 5 Integrantes 1. Eduardo Montes de Oca 2. Miguel Rubio 3. Janel Cueto 4. Junior Vargas Contenido Lógica de interfase de bus de alta velocidad La familia ECL de CIs Digitales Circuito ECL básico Compuerta OR/NOR ECL Características de la familia ECL Compuertas de transmisión CMOS (interruptor bilateral) Interfase de CI Interfase de 5V entre TTL y CMOS CMOS manejando TTL CMOS manejando TTL en el estado alto CMOS manejando TTL en el estado bajo Interfase de voltaje Mixto Comparadores de voltaje analógico